目录
- Zen 5架构进一步资讯细节
- Strix Point「Ryan AI 300」
- Granite Ridge「Ryzen 9000」
AMD预计在2024年7月底推出基於Zen 5架构的Granite Ridge「Ryzen 9000」桌上型处理器与Strix Point「Ryan AI 300」行动版处理器,在正式推出前夕,AMD又提供补充资料进一步介绍Zen 5架构、Strix Point「Ryan AI 300」与Granite Ridge「Ryzen 9000」的细节。
Zen 5架构进一步资讯细节
▲Zen 5设计概述,同样提供Zen 5与Zen 5c两种设计
▲更出色的分支预测设计与结构
▲Zen 5与Zen 5c的差异
▲Zen 4与Zen 5的关键规格比较
▲透过更高频宽的L2快取与更低延迟的L3,Zen 5核心具有更强的性能与更低的延迟
Zen 5架构是AMD新一代的CPU核心设计,AMD强調其单执行绪与多执行绪性能都较Zen 4更明显提升,同时在基本设计理念展望未来,并且为了强化性能与支援更强大的AI运算还支援AVX512;Zen 5同样提供着重性能的标準版Zen 5与着重能源效率的Zen 5c,此外支援可设定的FP512/FP256路径,核心设计可提供广泛的供电支援,且可在4nm与3nm製程生产。
为了实现更出色的性能,Zen 5导入新一代的分支预测架构与更大容量且高性能的快取,并强調仍支援每核心2个执行绪(似乎暗讽Intel为了能耗效率在Lunar Lake的Lion Cove取消超执行绪技术)。另外,Zen 5延续Zen 4每个核心配置独立1MB L2快取与核心丛集共享L3的概念等特色,但藉由强化L2的关联与频宽,还有更低延迟的L3,使多核心群组之間具备更低的延迟,进一步提升多核协作的性能。
此外AMD也进一步解释Zen 5与Zen 5c在设计概念的差异,也指出Zen 5与Zen 5c是位於独立的核心群组,并不会混用在一个群组内;Zen 5着重的是单执行绪效能最大化,着重达到高时脉,并配有大容量的L3快取(在标準设计L3为Zen 5c的两倍容量);Zen 5c则在保有相同的IPC下进行能源效率与面积占用的最佳化,同时也进一步减少快取;但AMD强調Zen 5与Zen 5c具有相同的架构与IPC,故不会如混用架构的竞争对手遇到如向量效能的瓶颈,也都支援SMT,同时将随着技术发展将工作更好的在两种架构之间分配。
▲Zen 5除了消费产品以外也同样将用於数据中心与嵌入式产品
AMD也不忘强調,除了先行的Granite Ridge「Ryzen 9000」桌上型处理器与Strix Point「Ryan AI 300」行动版处理器两款消费级产品,Zen 5也同样会灵活的更小与更大规模的CCX处理器核心模组设计应用在资料中心至嵌入式产品领域。
Strix Point「Ryan AI 300」
▲Strix Point是专为能源效率最大化设计的架构,由4核Zen 5与8核Zen 5c两组CCX构成CPU群组
▲RDNA 3.5是取自与三星合作经验的高能源效率GPU架构
▲XDNA 2提供出色的AI加速性能
在率先亮相的两款消费级Zen 5处理器当中,AMD对代号Strix Point的Ryzen AI 300系列着墨较多,原因无他,因为Ryzen AI 300是以能源效率最大化为优先进行设计的高度整合SoC,故无论CPU、GPU的概念都是着重如何提供能源效率最大化,同时整合XDNA 2 NPU也是因应当前AI PC趋势提供更具能源效益的AI使用方式。
此外因应不同性能层级与需求,Ryzen AI 300可支援LPDDR5 7500或DDR5 5600记忆体;通道部分提供16路的PCIe Gen 4,以及支援2组 USB4 v1,一组USB 3 Type-C,两组USB 3.2 Gen 2与三组USB 2。
Strix Point由两组CPU的CCX构成,并具备36MB的L2+L3快取;一组为4核心Zen 5的高性能CPU CCX,每个Zen 5具备独立的1MB的L2,并共享16MB的L3;另一组为8核心Zen 5c节能CCX,每个Zen 5c仍具备1MB独立L2,不过8核心共享的L3减为8MB。
而Ryzen AI 300系列搭配的RDNA 3.5架构将不会应用於独立显示卡,其概念类似於Zen 5c,为针对能源效率最大化的GPU设计,将提供最高8WGP(16CU)配置,在2.9GHz时脉设定下可实现11TFLOPS性能,同时也针对LPDDR5记忆体的特性进行最佳化。
AMD也强調Ryzen AI 300搭配的XDNA 2 NPU是目前性能最强大的CPU整合型NPU,可达50 INT8 TOPS性能与50 Block FP16 TFLOPS性能,是因应装置端AI应用而设计的能耗效率最大化设计,并相对初代XDNA架构改善一倍的能源效率。
Granite Ridge「Ryzen 9000」
▲Ryzen 9000的设计概念单纯许多,由两组8核Zen 5 CCD搭配Ryzen 7000的管理模组构成
至於桌上型平台Ryzen 9000的设计概念就相对简单暴力,毕竟AMD现阶段定义的桌上型高效能处理器产品线仍以效能最大化为优先,AI则可透过搭配独立显示卡实现,AMD为了加速产品开发,故Ryzen 9000并未使用新设计的控制晶粒,而是沿用Ryzen 7000系列的控制晶粒架构,故也不具备NPU,显示输出功能仍维持在2CU的RDNA 2架构,仅将CPU CCD更新到Zen 5架构,另外记忆体标準时脉支援则提升至DDR5 5600。
Ryzen 9000的CPU CCX延续Ryzen 7000的每个CCD 8核心配置,最多由2个CCX构成;每个Ryzen 9000的Zen 5核心具备独立的1MB L2快取,每个CCD具备32MB L3,故在16核心配置下,达到96MB的L2+ L3快取。
发表评论 取消回复